# **Advanced Trapwire (Using Laser)**

## Sultan Fahd MBY- 2106724031, Nisrina Nurkhomsatun P - 2106723956

Departemen Fisika, Fakultas Matematika dan Ilmu Pengetahuan Alam Universitas Indonesia Depok, Jawa Barat 16436 <u>sultan.fahd@ui.ac.id</u>

Trapwire security system adalah sistem keamanan yang menggunakan prinsip elektronika. Sistem ini terdiri dari komponen-komponen analog elektronika, seperti resistor, kapasitor, transistor, potensiometer, timer 555, serta LED dan buzzer sebagai indikator. Rangkaian sistem ini memiliki dua rangkaian yang digabung menjadi satu, yaitu rangkaian LDR dan buzzer sebagai rangkaian yang merespon laser serta rangkaian LED Blip sebagai indicator.

#### **PENDAHULUAN**

Ilmu elektronika banyak digunakan di dunia modern. Ilmu ini dapat ditemukan dalam bentuk perangkat elektronika yang dapat membantu manusia dalam kehidupannya. Salah satu bentuk penerapan ilmu elektronika di kehidupan sehari-hari adalah sistem keamanan, baik pada suatu bangunan, maupun ruangan.

Salah satu sistem keamanan yang dapat dibuat adalah Trapwire Security System. Prototipe dari trapwire ini dibuat pada breadboard dan dirancang untuk dapat mendeteksi adanya penyusup. Hal ini bertujuan untuk melakukan perlindungan terhadap pencurian harta benda atau properti yang berharga. Sistem ini biasa ditemukan di tempat yang membutuhkan tingkat keamanan yang tinggi, seperti museum, bank, area militer, dan perusahaan berstandar tinggi,

Sistem keamanan ini memanfaatkan komponen LDR (Light Dependent Resistor) menjadi salah satu sistem keamanan yang cukup efisien. LDR merupakan sensor cahaya yang dapat mengubah intensitas cahaya menjadi hambatan listrik. Semakin banyak cahaya yang diterima oleh permukaan LDR, hambatan listrik menjadi kecil. Hal ini juga berlaku sebaliknya.

Rangkaian trapwire security system ini dibuat dengan menggunakan komponen transistor, buzzer, resistor, kapasitor, LDR, timer 555, serta LED. Pada rangkaian ini, praktikan menggabungkan dua rangkaian, yaitu rangkaian respon yang terdiri dari beberapa komponen, yaitu LDR, timer 555, resistor, dan buzzer, serta rangkaian indikator yang terdiri dari transistor, LED, resistor, dan kapasitor.

#### **TEORI DASAR**

Komparator merupakan komponen elektronik yang berfungsi untuk membandingkan dua nilai dan akan menghasilkan suatu output, yang bergantung pada dua nilai tersebut. Komparator dapat dibuat dari konfigurasi open-loop Op-Amp. Jika kedua input pada Op-Amp pada kondisi open loop, maka Op-Amp akan membandingkan kedua saluran tersebut. Hasil perbandingan kedua tegangan pada saluran masukan akan menghasilkan tegangan positif atau tegangan negative.

#### **OP-AMP** sebagai komparator

Operasional amplifier (Op-Amp) adalah suatu penguat berpenguatan tinggi yang terintegrasi dalam sebuah chip IC yang memiliki dua input inverting dan non-inverting dengan sebuah terminal output, dimana rangkaian umpan balik dapat ditambahkan untuk mengendalikan karakteristik tanggapan keseluruhan pada operasional amplifier (Op-Amp).

Prinsip kerja sebuah Op-Amp adalah membandingkan nilai kedua input (input inverting dan input non-inverting), apabila kedua input bernilai sama maka output op-amp tidak ada (nol) dan apabila terdapat perbedaan nilai input keduanya maka output op-amp akan memberikan tegangan output. Op-Amp dibuat dari penguat diferensial dengan 2 input.

Sebuah rangkaian komparator pada Op-Amp akan membandingkan tegangan yang masuk pada satu saluran input dengan tegangan pada saluran input lain, yang disebut tegangan referensi. Tegangan output berupa tegangan HIGH atau LOW sesuai dengan perbandingan Vin dan Vref.

## LDR (Light Dependent Resistor)

Resistor foto atau Light-Dependent Resistor (LDR) atau fotosel adalah resistor variabel yang dikontrol cahaya. Hambatan resistor foto berkurang dengan meningkatnya intensitas cahaya; dengan kata lain, menunjukkan konduktivitas foto. Resistor foto dapat diterapkan di sirkuit detektor peka cahaya, dan sirkuit pengaktifan terang dan gelap. Resistor foto bekerja berdasarkan prinsip fotokonduktivitas. Fotokonduktivitas adalah fenomena optik di mana konduktivitas material meningkat ketika cahaya diserap oleh material. Ketika cahaya jatuh atau ketika foton menyentuh perangkat, elektron di pita valensi bahan semikonduktor tereksitasi ke pita konduksi. Foton-foton di cahaya datang harus memiliki energi yang lebih besar daripada celah pita bahan semikonduktor untuk membuat elektron berpindah dari pita valensi ke pita konduksi. Oleh karena itu, ketika cahaya memiliki energi yang cukup mengenai perangkat, semakin banyak elektron yang tereksitasi ke pita konduksi sehingga menghasilkan sejumlah besar pembawa muatan. Hasil dari proses ini adalah terdapat banyak arus yang mulai mengalir melalui perangkat ketika rangkaian ditutup karena resistansi perangkat telah menurun.

## Prinsip Kerja LDR

Dalam keadaan gelap, fotoresistor dapat memiliki resistansi setinggi beberapa mega ohm (M ohm), sedangkan dalam keadaan terang, fotoresistor dapat memiliki resistansi serendah beberapa ratus ohm. Jika cahaya datang pada fotoresistor melebihi frekuensi tertentu, foton yang diserap oleh semikonduktor memberikan elektron yang terikat energi yang cukup untuk berpindah ke pita konduksi. Elektron bebas yang dihasilkan menghantarkan listrik, sehingga menurunkan resistansi. Kisaran resistensi dan sensitivitas fotoresistor sangat berbeda di antara perangkat yang berbeda. Selain itu, beberapa resistor foto dapat bereaksi secara substansial berbeda terhadap foton dalam pita panjang gelombang tertentu.

### IC 555: Mode Bistable

Bistable merupakan rangkaian fungsi yang dapat dibentuk oleh IC 555 yang berfungsi sebagai sebuah flip-flop, dapat disebut demikian karena dalam rangkaian ini ada dua kondisi yang diperoleh dari output rangkaian. Mode ini disebut juga sebagai Schmitt trigger. Pada mode ini, IC 555 dapat beroperasi sebagai flip-flop. Jika kaki Discharge atau pin 7 tidak terhubung ke kapasitor. Penggunaannya

meliputi pencacah binerm dan bouncefree switch latched

#### **CARA KERJA**

Pada projek akhir praktikum elektronika ini, praktikan akan merancang sebuah keamanan sistem lebih lanjut menggunakan sensor cahaya dan alarm sekuensial dengan bantuan Bahasa VHDL.

Pertama-tama praktikan akan membuat rangkaian seperti pada gambar 10.1. Kemudian hubungkan vcc pada Op-Amp 358 dab ICs 555 timer ke vcc ZYBO-7000. Setelah itu, letakan sinar laser agar tepat jatuh pada LDR(sensor cahaya).

Setelah itu praktikan membuat kode untuk alarm sekuensial menggunakan Bahasa VHDL dengan state seperti pada diagram di lapiran. Diusahakan hanya menggunakan sumber tegangan dari ZYBO-7000. Hal tersebut dikarenakan ZYBO-7000 akan mengalami kerusakan jika mendapatkan sumber vec eksternal.

Setelah program telah dibuat, kemudian praktikan mengatur definisi serta constraint I/O serta mensimulasikannya dan mengimplementasikannya pada ZYBO-7000. Lalu menghubungkan PMOD yang telah didefinisikan sebagai I/O pada LED, buzzer, dan LDR. Untuk input LDR ini, praktikan menghubungkannya dengan output ICs 555 timer. Setelah itu, melihat keadaan alarm saat LDR tidak mendapatkan cahaya.



Gambar 10.1 Rangkaian Trapwire

### HASIL

## Rangkaian Trapwire



Rangkaian alarm sekuensial



Rangkaian skematik alarm sekuensial



#### **PEMBAHASAN**

Pada projek akhir praktikum elektronika ini, praktikan akan mengaplikasikan dari rangkaian digital dan Bahasa pemrograman VHDL untuk alarm. Pada kesempatan ini, praktikan akan mengontruksi sistem keamanan menggunakan sensor cahaya beserta alarm sekuensialnya.

Rangkaian komparator Op-Amp 358 berfungsi sebagai pembanding dua buah tegangan. Kemudian berdasarkan perbandingan dua sinyal analog tersebut akan dukeluarkan output berupa tegangan sesuai dengan nilai VCC dari zvbo. Kemudian pada kaki noninverting Op-Amp, ditambahkan sebuah LDR dalam rangkaian pembagi tegangan. Hal ini dimanfaatkan iika LDR mendapatkan cahaya laser, maka kaki noninverting akan lebih kecil dibandingkan kaki inverting. Hal ini dikarenakan nilai hambatan dari LDR dibawah 1KΩ. Begitu pun sebaliknya, jika LDR tidak mendapatkan cahaya laser, maka kaki non-inverting memiliki tegangan yang lebih tinggi dibandingkan kaki inverting. Hal ini karena nilai hambatan LDR menjadi sangat besar yang menyebabkan output pada rangkaian komparator akan bernilai HIGH.

Kemudian rangkaian bi-stable 555 timer digunakan untuk membuat rangkaian dalam 2 kondisi stabil. Saat pin2(trigger) mendapatkan nilai HIGH pada output rangkaian komparator sebelumnya. Maka output pada 555 timer akan bernilai HIGH, Hal ini akan sebagai input sensor ldr yang didefinisikan untuk mengaktifkan alarm sekuensial pada ZYBO-7000. Lalu jika akan menonaktifkan rangkaian sekuensial, praktikan hanya menekan tombol reset pada ICs 555 timer yang telah dikontruksi sebagai rangkaian pull down .

Selanjutnya pada rangkaian alarm sekuensial, praktikan menggunakan Bahasa pemrograman VHDL untuk memudahkan dalam membuat alarm pendukung dari rangkaian sebelumnya. Pada saat output timer 555 bernilai HIGH, maka akan terdefinisi berlogika 1 pada sensor LDR. Hal tersebut akan menyebabkan sekuensial berjalan dari kondisi1 hingga kondisi18. Ini akan terus terulang hingga praktikan menekan tombol pull down pada pin reset timer 555. Kemudian jika input saklar VCC bernilai low atau berlogika "0", maka sekuensial akan menjalankan kodisilost1 dan kondisilost2 secara terus menerus hingga input VCC kembali HIGH.

## KESIMPULAN

Laser security system atau Trapwire memberikan kita keamanan untuk melawan tindak kejahatan dilingkungan kita sehari-hari. Berbagai sistem keamanan elektronik dapat digunakan di rumah atau tempat penting lainnya yang bertujuan untuk keamanan dan keselamatan. Hal ini merupakan peluang besar dalam tahap memanfaatkan sumber tenaga listrik dan upaya untuk penghematan tenaga manusia. Dengan adanya sistem keamanan ini, maka perampokan, pencurian, serta kejahatan dapat dihindarkan secara besar-besaran.

Komponen LDR ini sangat sensitif dengan cahaya. Setiap kali laser cahaya terganggu dengan cara apapun, hal tersebut akan mentrigger alarm untuk berbunyi. Oleh karena itu, sistem keamanan ini sangat cocok untuk pengawasan dalam suatu industri

#### **REFERENSI**

Buku Penuntun Praktikum Elektronika 2: Elektronika Digital. Laboratorium Elektronika. Departemen Fisika. Fakultas Matematika dan Ilmu Pengetahuan Alam. Universitas Indonesia, 2022.

W. Kleitz. *Digital Electronics: A Practical Approach with VHDL*, 9<sup>th</sup> edition. Pearson, 2011.

Tocci, R. J., Moss, G. L., & Widmer, N. S. (2017). *Digital Systems*. Pears

## **DIAGRAM TRAPWIRE STATE MACHINE**



## LAMPIRAN



```
IF count <= "0000" THEN
state <= kondisil;
count <= count + 1;
ELSE
state <= kondisi2;
count <= "0000";
END IF;
 63
64
65
66
67
70
71
72
73
74
75
76
77
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
                                                                         WHEN kondisi2 =>

IF count <= "0000" THEN
state <= kondisi2;
count <= count + 1;
ELSE
state <= kondisi3;
count <= "0000";
END IF;
                                                                       WHEN kondisi3 =>
IF count <= "0000" THEN
state <= kondisi3;
count <= count + 1;
ELSE
state <= kondisi4;
count <= "0000";
END IF;
                                                                         WHEN kondisi4 =>
If count <= "0000" THEN state <= kondisi4; count <= count + 1;
ELSE
state <= kondisi5; count <= "0000";
98
99
100
                                                                                WHEN kondisi5 =>
IF count <= "0000" THEN
state <= kondisi5;
                                                                                       count <= count + 1;
ELSE
state <= kondisi6;</pre>
101
102
103
104
105
106
107
108
110
111
112
113
114
115
116
117
118
120
121
122
123
124
125
126
127
128
                                                                                          count <= "0000";
END IF;
                                                                                  WHEN kondisi6 =>
IF count <= "0000" THEN
state <= kondisi6;
                                                                                         count <= count + 1;
ELSE
state <= kondisi7;</pre>
                                                                                          count <= "0000";
END IF;
                                                                                 WHEN kondisi7 =>

IF count <= "0000" THEN
state <= kondisi7;
count <= count + 1;
ELSE
state <= kondisi8;
                                                                                       count <= "0000";
END IF;
                                                                                 WHEN kondisis =>

IF count <= "0000" THEN
state <= kondisis;
count <= count + 1;
ELSE
                                                                                          state <= kondisi9;
                                                                                          count <= "0000";
                                                                                                  WHEN kondisi9 =>
IF count <= "0000" THEN
state <= kondisi9;
count <= count + 1;
ELSE
134
135
136
137
                                                                                                         state <= kondisi10;
count <= "0000";
END IF;
138
139
140
141
142
143
                                                                                                WHEN kondisi10 =>
IF count <= "0000" THEN
state <= kondisi10;
count <= count + 1;
144
145
146
147
                                                                                                            ELSE
                                                                                                         state <= kondisil1;
count <= "0000";
END IF;
148
149
150
151
152
                                                                                             WHEN kondisil1 =>

IF count <= "0000" THEN state <= kondisil1;
153
154
155
156
157
158
159
160
161
                                                                                                      count <= count + 1;
ELSE
                                                                                                        state <= kondisil2;
count <= "0000";
                                                                                                            END IF:
                                                                                                 WHEN kondisil2 =>
                                                                                                     IF count <= "0000" THEN state <= kondisil2;
                                                                                                          count <= count + 1;
164
165
166
167
                                                                                                         ELSE
state <= kondisil3;
                                                                                                         count <= "0000";
END IF;
```

```
169
                                              WHEN kondisil3 =>
                                                   IF count <= "0000" THEN
170
171
                                                   state <= kondisi13;
172
                                                   count <= count + 1;
173
                                                   ELSE
                                                   state <= kondisil4;
174
                                                  count <= "0000";
175
176
                                                 END IF;
177
178
                                              WHEN kondisil4 =>
179
                                                   IF count <= "0000" THEN
180
                                                   state <= kondisil4;
181
                                                   count <= count + 1;</pre>
182
                                                   ELSE
183
                                                   state <= kondisi15;
184
                                                  count <= "0000";
185
                                                      END IF;
186
                                            WHEN kondisi15 =>
IF count <= "0000" THEN
187
188
189
                                                   state <= kondisi15;
                                                   count <= count + 1;</pre>
191
                                                 ELSE
                                                  state <= kondisi16;
count <= "0000";
192
193
                                                    END IF;
194
195
196
                                              WHEN kondisil6 =>
                                                 IF count <= "0000" THEN
197
198
                                                   state <= kondisil6;
199
                                                   count <= count + 1;
200
                                                   ELSE
201
                                                  state <= kondisi17;
202
                                                   count <= "0000";
203
                                                   END IF;
                                    WHEN kondisi17 =>
IF count <= "0000" THEN
state <= kondisi17;
count <= count + 1;
ELSE
state <= kondisi10;
count <= "0000";
END IF;
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
221
222
223
224
225
226
227
228
                                    WHEN kondisil8 =>

IF count <= "0000" THEN
state <= kondisil8;
count <= count + 1;
ELSE
state <= kondisil;
count <= "0000";
END IF;
                          WHEN others => state <= kondisil; END CASE;
          END IF;
END IF;
END IF;
END PROCESS;
```

```
process (state, lights)
  232
                 begin
  233
                        case state is
  234
                              WHEN normal => lights <= "000000000";
                              WHEN kondisi1 => lights <= "11000001";
WHEN kondisi2 => lights <= "00100010";
  235
  236
                              WHEN kondisi3 => lights <= "100101000";
WHEN kondisi4 => lights <= "00001000";
  238
                              WHEN kondisi5 => lights <= "100101000";
  239
                              WHEN kondisi6 => lights <= "00100010";
WHEN kondisi7 => lights <= "11000001";
  241
                              WHEN kondisi8 => lights <= "01000001";
  242
                              WHEN kondisi9 => lights <= "10100010";
                              WHEN kondisil0 => lights <= "00010100";
WHEN kondisil1 => lights <= "10001000";
  244
  245
                              WHEN kondisil2 => lights <= "0001000";
WHEN kondisil3 => lights <= "10100010";
  246
  247
                              WHEN kondisi14 => lights <= "0100000";
WHEN kondisi15 => lights <= "01000001";
  248
  249
                              WHEN kondisi16 => lights <= "00000111";
WHEN kondisi17 => lights <= "11110000";
  250
  251
  252
                               WHEN kondisil8 => lights <= "00000111";
                              WHEN kondisilost1 => lights <= "11111111";
WHEN kondisilost2 => lights <= "00000000";
WHEN others => lights <= "00000000";
  253
  254
  255
  256
                        END CASE;
  257 END PROCESS;
  258
259 red0 <= lights(0);
260 redl <= lights(1);
261 red2 <= lights(2);
262 red3 <= lights(3);
263 red4 <= lights(4);
264 red5 <= lights(5);
265 red6 <= lights(6);
266
      alarm <= lights(7);
267
268 end Behavioral;
```